擺脫雜訊干擾包袱 ADC電源設計最佳化不可或缺

作者: Xavier Ramu
2016 年 06 月 13 日
對高效能類比數位轉換器(ADC)而言,電源上所夾帶的雜訊常是拖累其效能表現的原因之一,其中又以管線(Pipeline)ADC對雜訊最為敏感。一般來說,在為ADC設計電源供應時,最須注意的是漣波、閃爍與寬頻熱雜訊。相關電源設計必須按照ADC特性最佳化。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

攸關無線網卡性能 MIMO測試不可輕忽

2009 年 04 月 30 日

滿足LPS安規要求 鋰離子電池使用安全性大增

2015 年 08 月 08 日

融合多台常用測試儀 整合式示波器可快速除錯

2014 年 10 月 19 日

5G規格陸續拍板 克服NR設計挑戰有訣竅

2018 年 12 月 13 日

數位電源安全/功率密集/高效率達陣 GaN FET/即時MCU相得益彰

2021 年 06 月 20 日

輔助資訊娛樂/資通訊控制/ADAS Wi-Fi 6E導入聯網汽車應用

2023 年 04 月 13 日
前一篇
藍牙低功耗打下基礎 標籤/信標應用進展神速
下一篇
是德高速數位量測解決方案獲百佳泰採用